architecture de processeur à échelle variable
- Domaine
-
- informatique
- Dernière mise à jour
Définition :
Architecture de microprocesseur, basée sur l'architecture RISC, qui vise essentiellement à augmenter les performances de ce dernier, en réduisant le plus possible le nombre d'instructions qu'il doit exécuter et le nombre d'adresses dont il doit tenir compte.
Termes privilégiés :
- architecture de processeur à échelle variable n. f.
- architecture de processeur étalonnable n. f.
- architecture SPARC n. f.
Traductions
-
anglais
Auteur : Office québécois de la langue française,Termes :
- scalable processor architecture
- SPARC marque de commerce
- scalable performance architecture
- SPARC architecture
L'acronyme SPARC sert de marque déposée. Ce modèle d'architecture de microprocesseur a été développé par la société Sun Microsystems et on le retrouve principalement dans les postes de travail qui fonctionnent avec le système d'exploitation Unix.